中 文 版 英 文 版 网站地图 设为主页 加入收藏
首 页 公司简介 功能平台 技术服务 生产力促进中心 人才招聘 中科论坛
好课!《集成电路自动布局布线实训班》

 

 

IC(“集成电路”)产业是全球高新技术产业的前沿与核心,是最具活力和挑战性的战略产业。目前我国集成电路产业现有人才存量40万人左右,人才缺口为32万人,年均人才需求数为10万人左右,而每年高校集成电路专业领域的毕业生中仅有不足3万人进入到本行业就业,单纯依托高校不能满足人才的供给要求,应大力发展职业培训并开展继续教育活动,采取多种形式培养和培训集成电路领域高层次、急需紧缺和骨干专业技术人才。

IC物理设计是芯片设计必不可少的环节,它将综合产生的门级网表通过EDA设计工具进行自动布局布线,通过物理验证并最终产生供制造厂用的GDSII数据的过程。其主要工作职责有:芯片架构分析、芯片总体规划、建立自动布局布线流程、芯片时序收敛,功耗和物理验证的签收,联络代工厂并提交生产数据。作为连接设计与制造的桥梁,合格的物理设计工程师既要懂得IC时序设计、物理设计方面的专业知识,还要熟悉代工厂的工作流程、制程特点等相关知识。正因为其需要掌握的知识面广,工程实践性比较强,而国内高校的课程主要在设计架构方面,对后端的流程实现相对缺乏。

江苏省集成电路公共实训基地即苏州中科集成电路设计中心、苏州市中科职业培训学校本着“为产业培养优秀人才,为企业输送优秀人才”的宗旨,特邀请项目经验丰富的专业师资,面向企业与个人开设IC自动布局布线工程师培训班。

即日起课程火热报名中

课程简介

本课程采用边实践边讲解的方式(约120个课时,周末集中上课,周一到周五上机练习,总课时2个月),采用SynopsysIC compiler 作为工具使用28nm的设计案例,理论结合实际,使学员完成并掌握自动布局布线理论知识和实际操作能力。

课程目标

掌握物理设计的整个流程

能够独立使用IC compiler 完成真实设计的布局布线

掌握芯片设计规划和签收流程

培训对象

对自动布局布线有兴趣,且有一定电路基础的工程师。

具备一定的IC版图设计基础或初IC版图工程师。

课程大纲

一、  芯片基本设计流程

(一)   理论教学内容

1.        芯片类型的介绍

2.        芯片设计的流程

3.        后端设计的流程

二、  静态时序分析的概念

(一)   理论教学内容

1.        建立保持时间详解

2.        时序设计规则详解

3.        时序模型介绍

(二)   技能实训内容

1.        实际分析建立保持时间

2.        读懂标准单元时序库

三、  综合

(一)   理论教学内容

1.        综合的概念

2.        综合的基本流程

3.        时序约束文件

(二)   技能实训内容

1.        用不同约束综合同一个模块

四、  自动布局布线的数据准备

(一)   理论教学内容

1.        物理库的定义、结构和准备

2.        时序库的定义

3.        网表的定义和检查

(二)   技能实训内容

1.        实操时序库的准备

五、  布图规划

(一)   理论教学内容

1.        电源及物理I/O单元的分类和设计要求

2.        芯片布图的方法

3.        避免拥塞的方法

4.        电源环线和电源条线的规划方法

5.        电压降的分析方法

(二)   技能实训内容

1.        IO单元的摆放

2.        MEM/IP的布图规划

3.        电源网络的规划和实现

六、  布局

(一)    基础理论教学

1.         扁平化和层次化布局

2.        基于布线拥塞的布局优化 

3.        基于时序的布局优化

(二)   技能实训内容

1.        完成满足时序要求和拥塞要求的扁平化布局

2.        独立完成检查产生的时序报告和拥塞图并可以对应产生优化方案

七、  时钟树综合

(一)   理论教学内容

1.        时钟信号的定义和结构

2.        建立时钟树的目标和方法

3.        时钟树约束文件及时钟树综合

4.        时钟树综合结果分析和时序分析

(二)   技能实训内容

1.        能使用后端工具做时钟树综合

2.        能够使用工具分析时钟树的综合结果

3.        能够通过设置时钟树综合变量来提高时钟树的质量

八、  自动布线设计

(一)   理论教学内容

1.        全局布线和详细布线的目标和规划

2.        时钟布线和布线修正方法

(二)   技能实训内容

1.        用工具完成布线流程

2.        掌握NDR RULE在布线中的作用

3.        对布线产生出来的时序问题加以收敛

4.        对布线产生出来的绕线问题进行修正

九、  寄生电阻电容抽取和静态时序分析

(一)   理论教学内容

1.        StarRCXT工具的使用

2.        SPEF文件介绍

3.        MMMC的介绍

4.        时序分析和优化方法

(二)   技能实训内容

1.        StarRCXT工具抽取SPEF文件

2.        STA工具进行静态时序分析

3.        STA工具产生修正时序违例的ECO文件,利用ICC工具修复时序问题

十、  28nm 时序签收的方法

(一)   理论教学内容

1.        时序签收corner的介绍

2.        OCV 的概念和设置

3.        AOCV的概念和设置

(二)   技能实训内容

1.        根据要求写时序签收的设置

十一、        物理验证(DRC/LVS)

(一)   理论教学内容

1.        设计规则检查(DRC)的方法和设置

2.        天线效应及解决方法

3.        LVS纠错方法

4.        DFM定义及提高良率的方法

(二)    技能实训内容

1.        Calibre工具完成DRCLVS的物理验证

十二、        功耗分析

(一)   理论教学内容

1.        漏电和动态功耗的概念

2.        静态功耗分析

3.        动态功耗分析

(二)   技能实训内容

1.        读懂PTPX的功耗分析报告

十三、        电压降和电子迁移分析

(一)   理论教学内容

1.        静态和动态电压降的概念

2.        电子迁移的概念

3.        Redhawk的流程介绍和数据准备

(二)   技能实训内容

1.        使用redhawk 进行电压降和电子迁移的分析

上课方式

采用边实践边讲解的方式,总课时2个月:每周末900-1700集中线下机房面授15天。

周一至周五实训(可在自己电脑或在上课机房),微信群在线辅导,每天1300-1500

开课时间

预计10月中下旬。

上课地点

苏州工业园区金鸡湖大道1355号国际科技园二期E401(江苏省集成电路公共实训基地)

 

 

培训费用

2万元/人(含证书费、教材费),现报名具有优惠。

*推荐就业:1.5万元/人(含证书费、教材费)

*不推荐就业:1万元/人(含证书费、教材费)

报名方式

发送姓名+岗位+联系方式至邮箱:training@szicc.com.cn

或咨询Tel:0512-62889031邹老师扫码入群咨询交流。

 

 

师资介绍

郭老师数字后端流程从业12年以上,先后在AMD等国际化公司和国内创业公司工作,10颗以上的流片经验,负责过应用处理器,AI处理器,比特币,加密芯片等SOC芯片的后端实现,参与过GPU等大型芯片的顶层工作,工艺从0.25um7nm,对数字后端流程有深入理解,并亲自搭建公司的后端流程,熟悉ICCEDA工具。

 

课程特色

优秀师资:主要师资来自业界,具有丰富的项目实践经验。

充足的实践上机时间和指导时间:课程采用项目的方式进行,实践的基础上辅以理论基础。在项目实践中,大部分时间由学员独立完成项目任务,指导老师将进行现场指导,可随时帮助学员解答问题。

项目权威性:实践案例来自经过验证的项目,保证了项目的绝对权威性。

小班授课:每班人数不超过30人,每人保证一个终端连接到中心机房,真正实现一人一机上课。

开课方式及培训证书

课程采取滚动开班的方式,15人以上即可开班。培训结束后学员通过考核可获得苏州中科与苏州市集成电路行业协会联合颁发的“集成电路自动布局布线设计师”证书

苏州中科集成电路设计中心 1997-2008 版权所有
Add:江苏省苏州市工业园区金鸡湖大道1355号国际科技园二期E座301
Tel:86-512-62889000 Fax:86-512-62889111 E-mail:szicc@szicc.com.cn